[發(fā)明專利]一種延時(shí)電路及基于fpga鎖相環(huán)的延時(shí)方法在審
| 申請?zhí)枺?/td> | 202010778277.2 | 申請日: | 2020-08-05 |
| 公開(公告)號: | CN111953321A | 公開(公告)日: | 2020-11-17 |
| 發(fā)明(設(shè)計(jì))人: | 梁勖;王晨;林穎 | 申請(專利權(quán))人: | 中國科學(xué)院合肥物質(zhì)科學(xué)研究院 |
| 主分類號: | H03K3/356 | 分類號: | H03K3/356 |
| 代理公司: | 合肥和瑞知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 34118 | 代理人: | 王挺 |
| 地址: | 230031 安徽省合肥*** | 國省代碼: | 安徽;34 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 延時(shí) 電路 基于 fpga 鎖相環(huán) 方法 | ||
本發(fā)明涉及信號延時(shí)領(lǐng)域,具體是涉及一種延時(shí)電路及基于fpga鎖相環(huán)的延時(shí)方法。所述延時(shí)電路包括第一延時(shí)單元和第二延時(shí)單元,所述第一延時(shí)單元的輸出端與第二延時(shí)單元的輸入端電連接;所述第一延時(shí)單元用于產(chǎn)生時(shí)鐘脈沖周期整數(shù)倍的延時(shí)信號;所述第二延時(shí)單元用于將第一延時(shí)單元輸出的延時(shí)信號再延時(shí)小于時(shí)鐘脈沖周期的延時(shí)信號。分別進(jìn)行時(shí)鐘脈沖周期整數(shù)延時(shí)和精確到時(shí)鐘脈沖周期之內(nèi)的延時(shí),能夠提高延時(shí)的精度,適用于各種高精度觸發(fā)系統(tǒng)中。
技術(shù)領(lǐng)域
本發(fā)明涉及信號延時(shí)領(lǐng)域,具體是涉及一種延時(shí)電路及基于fpga鎖相環(huán)的延時(shí)方法。
背景技術(shù)
多路同步觸發(fā)裝置應(yīng)用廣泛,其中主要應(yīng)用在激光器系統(tǒng)、爆轟物理參數(shù)測量、高速攝影、醫(yī)療設(shè)備等一系列科研工作中。以激光器系統(tǒng)中為例,在激光器系統(tǒng)中通常需要對多路設(shè)備進(jìn)行控制,使其同步工作,其中包括對激光器、光學(xué)系統(tǒng)、檢測設(shè)備等,進(jìn)行同步觸發(fā),此時(shí)就需要采用多路的高精度延時(shí)可調(diào)觸發(fā)信號。其中同步觸發(fā)時(shí)間的精度和抖動(dòng)會(huì)影響這些裝置的運(yùn)行性能和效率。
現(xiàn)有延時(shí)電路的延時(shí)時(shí)間精度低,影響設(shè)備之間的同步工作。
發(fā)明內(nèi)容
為解決上述技術(shù)問題,本發(fā)明的目的之一是提供了一種延時(shí)電路,能夠提高延時(shí)的精度。
為實(shí)現(xiàn)上述目的,本發(fā)明采用了以下技術(shù)方案:
一種延時(shí)電路,所述延時(shí)電路包括第一延時(shí)單元和第二延時(shí)單元,所述第一延時(shí)單元的輸出端與第二延時(shí)單元的輸入端電連接;
所述第一延時(shí)單元用于產(chǎn)生時(shí)鐘脈沖周期整數(shù)倍的延時(shí)信號;所述第二延時(shí)單元用于將第一延時(shí)單元輸出的延時(shí)信號再延時(shí)小于時(shí)鐘脈沖周期的延時(shí)信號。
進(jìn)一步,所述第一延時(shí)單元包括第一D觸發(fā)器和第一計(jì)數(shù)器,所述第一D觸發(fā)器的時(shí)鐘端為信號輸入端,所述第一D觸發(fā)器的輸出端與第一計(jì)數(shù)器的復(fù)位端電連接,所述第一計(jì)數(shù)器的輸出端與第二延時(shí)單元的輸入端電連接;
所述第一計(jì)數(shù)器的時(shí)鐘端與時(shí)鐘脈沖發(fā)生器電連接。
進(jìn)一步,所述第二延時(shí)單元包括第二D觸發(fā)器和第三D觸發(fā)器,所述第一計(jì)數(shù)器的輸出端與第二D觸發(fā)器的輸入端電連接,所述第二D觸發(fā)器的輸出端與第三D觸發(fā)器的時(shí)鐘端電連接;
所述第二D觸發(fā)器的時(shí)鐘端與時(shí)鐘脈沖發(fā)生器電連接;
所述第三D觸發(fā)器的輸出端用于輸出延時(shí)信號。
進(jìn)一步,所述延時(shí)電路還包括用于調(diào)節(jié)延時(shí)信號脈沖寬度的脈沖寬度調(diào)節(jié)單元,所述第三D觸發(fā)器的輸出端與脈沖寬度調(diào)節(jié)單元的輸入端電連接,所述脈沖寬度調(diào)節(jié)單元的輸出端與第一D觸發(fā)器的復(fù)位端、第三D觸發(fā)器的復(fù)位端電連接。
進(jìn)一步優(yōu)選的,所述脈沖寬度調(diào)節(jié)單元包括第四D觸發(fā)器、第二計(jì)數(shù)器和反相器,所述第三D觸發(fā)器的輸出端與第四D觸發(fā)器的輸入端電連接,所述第四D觸發(fā)器的輸出端與第二計(jì)數(shù)器的復(fù)位端電連接,所述第二計(jì)數(shù)器的輸出端與反相器的輸入端電連接,所述反相器的輸出端與第一D觸發(fā)器的復(fù)位端、第三D觸發(fā)器的復(fù)位端、第四D觸發(fā)器的復(fù)位端電連接;
所述第四D觸發(fā)器的時(shí)鐘端和第二計(jì)數(shù)器的時(shí)鐘端均與時(shí)鐘脈沖發(fā)生器電連接。
進(jìn)一步優(yōu)選的,所述第二D觸發(fā)器為單穩(wěn)態(tài)觸發(fā)器。
本發(fā)明的目的之二是提供了基于fpga鎖相環(huán)的延時(shí)方法,包括如下步驟:
S1,fpga向延時(shí)電路輸入信號trig_N,獲取延時(shí)時(shí)間TD之后的信號,時(shí)間TD為通過時(shí)鐘脈沖周期T和時(shí)鐘脈沖在T內(nèi)移相之后獲取的;
S2,通過fpga調(diào)節(jié)步驟S1中的延時(shí)時(shí)間TD之后的信號的脈沖寬度,獲取脈沖寬度為TW的信號trig_N+1。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國科學(xué)院合肥物質(zhì)科學(xué)研究院,未經(jīng)中國科學(xué)院合肥物質(zhì)科學(xué)研究院許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/202010778277.2/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 一種鎖相環(huán)中的時(shí)間數(shù)字轉(zhuǎn)換器
- 一種基于FPGA的時(shí)間測量系統(tǒng)及方法
- 高精度寬帶連續(xù)可調(diào)節(jié)實(shí)時(shí)延時(shí)線電路
- 一種同步信號調(diào)整方法和系統(tǒng)
- 一種鎖相環(huán)中的時(shí)間數(shù)字轉(zhuǎn)換器
- 一種微帶延時(shí)線高精度相位調(diào)節(jié)裝置
- 電源控制裝置和控制設(shè)備
- 一種延時(shí)電路及基于fpga鎖相環(huán)的延時(shí)方法
- 一種正負(fù)群延時(shí)抵消的群延時(shí)平坦化處理系統(tǒng)
- 延時(shí)交易存儲(chǔ)方法、計(jì)算機(jī)設(shè)備和存儲(chǔ)介質(zhì)





