[發明專利]一種基于FinFET器件的異或/同或門電路有效
| 申請號: | 201610044398.8 | 申請日: | 2016-01-22 |
| 公開(公告)號: | CN105720970B | 公開(公告)日: | 2018-06-26 |
| 發明(設計)人: | 胡建平;張緒強 | 申請(專利權)人: | 寧波大學 |
| 主分類號: | H03K19/21 | 分類號: | H03K19/21;H03K19/20 |
| 代理公司: | 寧波奧圣專利代理事務所(普通合伙) 33226 | 代理人: | 方小惠 |
| 地址: | 315211 浙*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電路 同或門 異或 功耗延時 邏輯功能 功耗 延時 | ||
1.一種基于FinFET器件的異或/同或門電路,其特征在于包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管、第五FinFET管和第六FinFET管,所述的第一FinFET管和所述的第四FinFET管均為P型FinFET管,所述的第二FinFET管、所述的第三FinFET管、所述的第五FinFET管和所述的第六FinFET管均為N型FinFET管;所述的第一FinFET管和所述的第四FinFET管均為低閾值FinFET管,所述的第二FinFET管、所述的第三FinFET管、所述的第五FinFET管和所述的第六FinFET管均為高閾值FinFET管,所述的第一FinFET管和所述的第四FinFET管鰭的個數均為1,所述的第二FinFET管、所述的第三FinFET管、所述的第五FinFET管和所述的第六FinFET管鰭的個數均為2;
所述的第一FinFET管的源極和所述的第四FinFET管的源極均接入電源,所述的第一FinFET管的漏極、所述的第二FinFET管的漏極、所述的第三FinFET管的漏極和所述的第四FinFET管的前柵和所述的第四FinFET管的背柵連接且其連接端為所述的基于FinFET器件的異或/同或門電路的第一輸出端,所述的基于FinFET器件的異或/同或門電路的第一輸出端用于輸出異或信號,所述的第一FinFET管的前柵、所述的第一FinFET管的背柵、所述的第五FinFET管的漏極、所述的第四FinFET管的漏極和所述的第六FinFET管的漏極連接且其連接端為所述的基于FinFET器件的異或/同或門電路的第二輸出端,所述的基于FinFET器件的異或/同或門電路的第二輸出端用于輸出同或信號,所述的第三FinFET管的前柵和所述的第五FinFET管的前柵連接且其連接端為所述的基于FinFET器件的異或/同或門電路的第一輸入端,所述的第一輸入端用于輸入第一輸入信號,所述的第三FinFET管的背柵和所述的第六FinFET管的背柵連接且其連接端為所述的基于FinFET器件的異或/同或門電路的第二輸入端,所述的第二輸入端用于輸入第二輸入信號,所述的第二FinFET管的前柵和所述的第六FinFET管的前柵連接且其連接端為所述的基于FinFET器件的異或/同或門電路的第一反相輸入端,所述的第一反相輸入端用于輸入第一輸入信號的反相信號,所述的第二FinFET管的背柵和所述的第五FinFET管的背柵連接且其連接端為所述的基于FinFET器件的異或/同或門電路的第二反相輸入端,所述的第二反相輸入端用于輸入第二反相輸入信號,所述的第二FinFET管的源極、所述的第三FinFET管的源極、所述的第五FinFET管的源極和所述的第六FinFET管的源極均接地。
2.根據權利要求1所述的一種基于FinFET器件的異或/同或門電路,其特征在于所述的第一FinFET管和所述的第四FinFET管的閾值電壓均為0.1V,所述的第二FinFET管、所述的第三FinFET管、所述的第五FinFET管和所述的第六FinFET管的閾值電壓均0.6V。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于寧波大學,未經寧波大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201610044398.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種紫外線預警方法及穿戴設備
- 下一篇:一種dB線性超寬帶可變增益放大器





