[發明專利]節點控制器、并行計算服務器系統以及路由方法有效
| 申請號: | 201210567046.2 | 申請日: | 2012-12-24 |
| 公開(公告)號: | CN103092807A | 公開(公告)日: | 2013-05-08 |
| 發明(設計)人: | 楊寶川;趙獻明;陳昊 | 申請(專利權)人: | 杭州華為數字技術有限公司 |
| 主分類號: | G06F15/16 | 分類號: | G06F15/16 |
| 代理公司: | 廣州三環專利代理有限公司 44202 | 代理人: | 郝傳鑫;熊永強 |
| 地址: | 310053 浙江省杭州*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 節點 控制器 并行 計算 服務器 系統 以及 路由 方法 | ||
1.一種節點控制器,其特征在于,位于并行計算服務器系統中的一個節點內,包括:
高速互連接口,與所述節點內的處理器的高速互聯接口相連,用于與所述處理器的高速互連接口互傳數據;
外部網絡接口,與所述并行計算服務器系統中其他節點的外部網絡接口相連,用于與所述其他節點的外部網絡接口互傳數據。
2.如權利要求1所述的節點控制器,其特征在于,還包括:
節點內網絡接口,與所述節點內的其他節點控制器的節點內網絡接口相連,用于與所述其他節點控制器的節點內網絡接口互傳數據。
3.一種并行計算服務器系統,其特征在于,包括至少一個節點,每個節點包括至少兩個處理器和至少一個節點控制器:
所述至少兩個處理器通過高速互連接口級聯形成封閉鏈路;
每個處理器通過高速互連接口至少與一個節點控制器的高速互連接口相連,以通過高速互連接口互傳數據;
當包括至少兩個節點控制器時,每個節點控制器通過節點內網絡接口級聯形成封閉鏈路,以通過節點內網絡接口互傳數據;
每個節點控制器通過所述節點控制器的外部網絡接口,與其他節點的外部網絡接口相連,用于與所述其他節點的外部網絡接口互傳數據。
4.如權利要求3所述的并行計算服務器系統,其特征在于,所述至少兩個處理器還通過高速互連接口與級聯鏈路中的其他處理器跨級相連。
5.如權利要求3或4所述的并行計算服務器系統,其特征在于,具體包括4的倍數個處理器和2的倍數個節點控制器。
6.如權利要求5所述的并行計算服務器系統,其特征在于,每個節點控制器上連接2個或4個處理器。
7.一種基于權利要求3-6中任一項所述的并行計算服務器系統的路由方法,其特征在于,包括:
第一節點內的第一處理器發起對同一節點內的第二處理器的內存訪問請求;
若所述節點內的處理器之間的高速互連接口可用,通過所述節點內的各處理器的高速互連接口級聯形成的鏈路將所述第一處理器對所述第二處理器的內存訪問請求路由到所述第二處理器;
若所述節點內的處理器之間有不可用的高速互連接口,則通過高速互連接口將所述第一處理器對所述第二處理器的內存訪問請求路由到與所述第一處理器相連的第一節點控制器上;
若所述第二處理器與所述第一節點控制器相連,則將所述第一處理器對所述第二處理器的內存訪問請求通過所述第一節點控制器與所述第二處理器之間的高速互連接口路由到所述第二處理器;
若所述第二處理器與所述第一節點控制器不相連,則通過所述節點內節點控制器之間的節點內網絡接口級聯形成的封閉鏈路將所述第一處理器對所述第二處理器的內存訪問請求路由到與所述第二處理器相連的第二節點控制上,并將所述第一處理器對所述第二處理器的內存訪問請求通過所述第二節點控制器與所述第二處理器之間的高速互連接口路由到所述第二處理器。
8.如權利要求7所述的路由方法,其特征在于,還包括:
第一節點內的第一處理器發起對第二節點內的第三處理器的內存訪問請求;
通過高速互連接口將所述第一處理器對所述第三處理器的內存訪問請求路由到與所述第一處理器相連的第一節點控制器上;
若所述第三處理器位于的第二節點內的第三節點控制器與所述第一節點控制器相連,則將所述第一處理器對所述第三處理器的內存訪問請求通過所述第三節點控制與所述第一節點控制之間的外部網絡接口路由到所述第三節點控制器;
若所述第三處理器位于的第二節點內的第三節點控制器不與所述第一節點控制器相連,則所述第一節點控制器通過所述節點內節點控制器之間的節點內網絡接口級聯形成的封閉鏈路將所述第一處理器對所述第二處理器的內存訪問請求路由到與所述第三節點控制器相連的所述第一節點內的第四節點控制上,并將所述第一處理器對所述第三處理器的內存訪問請求通過所述第三節點控制與所述第四節點控制之間的外部網絡接口路由到所述第三節點控制器;
由所述第三節點控制器作為發起端,在所述另一節點內將所述第一處理器對所述第三處理器的內存訪問請求路由到所述第三處理器。
9.如權利要求7或8所述的路由方法,其特征在于,當處理器之間的高速互連接口的信用證為正常標志的持續時間超過第一時間時,表明所述處理器之間的高速互連接口可用;
當處理器之間的高速互連接口的信用證為耗盡標志的持續時間超過第二時間時,表明所述處理器之間的高速互連接口不可用。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州華為數字技術有限公司,未經杭州華為數字技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201210567046.2/1.html,轉載請聲明來源鉆瓜專利網。





