[發明專利]一種提高噪聲性能的電容耦合型斬波儀表放大器有效
| 申請號: | 201910411904.6 | 申請日: | 2019-05-17 |
| 公開(公告)號: | CN110138346B | 公開(公告)日: | 2020-09-04 |
| 發明(設計)人: | 穆庚;呂良劍;葉大蔚;史傳進;張怡云 | 申請(專利權)人: | 復旦大學 |
| 主分類號: | H03F1/26 | 分類號: | H03F1/26;H03F1/34;H03F3/195;H03F3/45;A61B5/00 |
| 代理公司: | 上海元好知識產權代理有限公司 31323 | 代理人: | 徐雯瓊;章麗娟 |
| 地址: | 200433 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 提高 噪聲 性能 電容 耦合 型斬波 儀表 放大器 | ||
1.一種電容耦合型斬波儀表放大器,其特征在于,包含:
輸入斬波電路(1),將原始輸入信號(Vin)調制為一原始高頻信號,并將所述原始高頻信號耦合至一運算放大電路(2)的輸入端;所述運算放大電路(2)用于放大進入所述運算放大電路(2)的高頻輸入信號,并輸出輸出信號(Vout);
偽電阻偏置電路(3),與所述運算放大電路(2)的輸入端連接,為所述運算放大電路(2)提供輸入共模偏置電壓;
電極失調消除環路(4),其輸入端與所述運算放大電路(2)的輸出端連接,所述電極失調消除環路(4)輸出端與所述運算放大電路(2)的輸入端連接,用于消除所述原始輸入信號(Vin)的電極直流失調電壓,所述電極失調消除環路(4)包含一積分器(G),所述積分器(G)對所述輸出信號(Vout)進行積分后輸出電壓VDSL_out;
為所述運算放大電路(2)提供負反饋調節的負反饋電路(5),其輸入端與所述運算放大電路(2)輸出端連接,所述負反饋電路(5)輸出端與所述運算放大電路(2)輸入端連接,所述負反饋電路(5)將輸出信號(Vout)調制成高頻信號反饋至所述運算放大電路(2)輸入端作為所述運算放大電路(2)的高頻輸入信號;
用于減小所述電極失調消除環路(4)中失調消除電容大小的數字電極失調消除模塊(6),其輸入端與所述電極失調消除環路(4)的積分器(G)輸出端連接,所述數字電極失調消除模塊(6)輸出端與所述運算放大電路(2)的運放輸入端連接;
所述數字電極失調消除模塊(6)包含:
邏輯控制模塊,其輸入端與所述電極失調消除環路(4)中所述積分器(G)的輸出端連接;
第一數字模塊斬波調制器(CHDhp),其輸入端與所述邏輯控制模塊的輸出端連接,所述邏輯控制模塊輸出控制信號給所述第一數字模塊斬波調制器(CHDhp);
第一可調失調消除電容(CDhp1),其輸入端與所述第一數字模塊斬波調制器(CHDhp)的一輸出端連接,所述第一可調失調消除電容(CDhp1)輸出端與所述運算放大電路(2)的正輸入端連接;
第二可調失調消除電容(CDhp2),其輸入端與所述第一數字模塊斬波調制器(CHDhp)的另一輸出端連接,所述第二可調失調消除電容(CDhp2)輸出端與所述運算放大電路(2)的負輸入端連接;
所述邏輯控制模塊調節所述第一可調失調消除電容(CDhp1)與所述第二可調失調消除電容(CDhp2)的電容大小,也調節所述第一數字模塊斬波調制器(CHDhp)的電容大小及其通過電壓極性,消除輸入的直流失調電壓。
2.如權利要求1所述的電容耦合型斬波儀表放大器,其特征在于,
所述第一可調失調消除電容(CDhp1)和所述第二可調失調消除電容(CDhp2)初始狀態為接地狀態,所述積分器(G)輸出電壓VDSL_out到所述邏輯控制模塊,所述邏輯控制模塊判斷所述電壓VDSL_out的絕對值是否超過一個初始設定的恒定數值;
若所述電壓VDSL_out小于所述恒定數值,則所述邏輯控制模塊不對所述第一可調失調消除電容(CDhp1)和所述第二可調失調消除電容(CDhp2)進行任何調節動作;
若所述電壓VDSL_out超過所述恒定數值,所述邏輯控制模塊判斷所述電壓VDSL_out的正負,進而控制調節所述第一可調失調消除電容(CDhp1)和所述第二可調失調消除電容(CDhp2)的連接狀態及其電容大小值。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于復旦大學,未經復旦大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201910411904.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種增益增強的運算放大器
- 下一篇:跳蛙式偏壓功率放大器





