[發明專利]含有可編程計算單元的可編程門陣列在審
| 申請號: | 201710980827.7 | 申請日: | 2017-10-20 |
| 公開(公告)號: | CN109697293A | 公開(公告)日: | 2019-04-30 |
| 發明(設計)人: | 張國飆 | 申請(專利權)人: | 杭州海存信息技術有限公司 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 310051*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 計算單元 可編程 可編程門陣列 可編程邏輯單元 函數查找表 可編程連接 存儲陣列 晶體管 襯底 單芯 可寫 半導體 存儲 芯片 | ||
1.一種可編程門陣列(400),其特征在于含有:
多個可編程計算單元 (100, 100AA-100AD),該可編程計算單元(100)含有一可寫存儲陣列(110),該可寫存儲陣列(110)存儲一基本函數的至少部分查找表(LUT);
多個可編程邏輯單元 (200, 200AA-200AD),該可編程邏輯單元(200)從一邏輯運算庫中選擇性地實現一種邏輯運算;
多個將該可編程計算單元(100AA-100AD)和該可編程邏輯單元(200AA-200AD)選擇性耦合的可編程連接(300);
通過對該可編程計算單元(100AA-100AD)、該可編程邏輯單元(200AA-200AD)和該可編程連接(300)進行編程以實現一復雜函數,該復雜函數是所述基本函數的一種組合。
2.根據權利要求1所述的可編程門陣列(400),其特征還在于:該可寫存儲陣列(110)為一次編程存儲器(OTP)。
3.根據權利要求1所述的可編程門陣列(400),其特征還在于:該可寫存儲陣列(110)為多次編程存儲器(MTP)。
4.根據權利要求1所述的可編程門陣列(400),其特征還在于:其使用過程包括一設置階段(610),在該階段根據用戶需要將一函數的LUT加載到該可寫存儲陣列(110)中。
5.根據權利要求4所述的可編程門陣列(400),其特征還在于:其使用過程包括一使用階段(630),在該階段查找該LUT來獲得該函數的值。
6.一種可編程門陣列(400),其特征在于含有:
一半導體襯底(0);
多個可編程計算單元 (100, 100AA-100AD),該可編程計算單元(100)含有一可寫存儲陣列(110),該可寫存儲陣列(110)存儲一基本函數的至少部分查找表(LUT);
多個可編程邏輯單元 (200, 200AA-200AD),該可編程邏輯單元(200)從一邏輯運算庫中選擇性地實現一種邏輯運算;
多個將該可編程計算單元(100AA-100AD)和該可編程邏輯單元(200AA-200AD)選擇性耦合的可編程連接(300);
通過對該可編程計算單元(100AA-100AD)、該可編程邏輯單元(200AA-200AD)和該可編程連接(300)進行編程以實現一復雜函數,該復雜函數是所述基本函數的一種組合;
該可寫存儲陣列(110)含有第一晶體管(0t1),該可編程邏輯單元(200)含有第二晶體管(0t2),所述第一和第二晶體管(0t1, 0t2)均形成在該半導體襯底(0)中。
7.根據權利要求6所述的可編程門陣列(400),其特征還在于:該可寫存儲陣列(110)為一次編程存儲器(OTP)。
8.根據權利要求6所述的可編程門陣列(400),其特征還在于:該可寫存儲陣列(110)為多次編程存儲器(MTP)。
9.根據權利要求6所述的可編程門陣列(400),其特征還在于:其使用過程包括一設置階段(610),在該階段根據用戶需要將一函數的LUT加載到可寫存儲陣列(110)中。
10.根據權利要求9所述的可編程門陣列(400),其特征還在于:其使用過程包括一使用階段(630),在該階段查找該LUT來獲得該函數的值。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州海存信息技術有限公司,未經杭州海存信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201710980827.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種機器翻譯方法、裝置、電子設備和介質
- 下一篇:桁架結構優化方法





