[發明專利]一種基于SoCFPGA的BMC系統底層接口的實現方法在審
| 申請號: | 201710786266.7 | 申請日: | 2017-09-04 |
| 公開(公告)號: | CN107506317A | 公開(公告)日: | 2017-12-22 |
| 發明(設計)人: | 魏紅楊 | 申請(專利權)人: | 鄭州云海信息技術有限公司 |
| 主分類號: | G06F13/10 | 分類號: | G06F13/10;G06F13/38;G06F13/40 |
| 代理公司: | 濟南信達專利事務所有限公司37100 | 代理人: | 闞恭勇 |
| 地址: | 450000 河南省鄭州市*** | 國省代碼: | 河南;41 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 socfpga bmc 系統 底層 接口 實現 方法 | ||
1.一種基于SoC FPGA的BMC系統底層接口的實現方法,其特征在于,
利用Altera Cyclone V芯片高集成度的特點,使用該芯片中本身具有的接口功能,配合自主研發的接口 IP 模塊,快速實現底層接口的集成;主要包括:在HPS側實現和FPGAFPGA側實現。
2.根據權利要求1所述的方法,其特征在于,
在HPS側實現,敘述各個接口的實現
1)千兆以太網接口實現
在Altera的集成開發壞境Qsys中對以太網口進行配置,HPS側引出以太網口的RGMII接口,該接口與外部的以太網PHY芯片連接,實現千兆以太網的接口功能,從而實現BMC管理系統中網絡通信、遠程維護、KVM功能;
2)SPI接口的實現
在Altera的集成開發壞境Qsys中對SPI接口進行配置,該接口與外部的BIOS芯片進行連接,從而實現在線更新BIOS的功能;
3)QSPI接口的實現
在Altera的集成開發壞境Qsys中對QSPI接口進行配置,該接口與外部的Flash 芯片連接,該Flash中存儲啟動代碼,從而實現SoC FPGA從Flash啟動的功能;
4)SD卡接口的實現
在Altera的集成開發壞境Qsys中對SDMMC接口進行配置,該接口外部接SD卡槽,可插入存儲啟動代碼的SD卡,從而實現SoC FPGA從SD卡啟動的功能;
5)UART接口功能
在Altera的集成開發壞境Qsys中對UART接口進行配置,該UART接口打印ARM系統信息,從而供debug使用;
6)USB接口功能
在Altera的集成開發壞境Qsys中對USB接口進行配置,外部與USB PHY芯片連接,從而實現BMC管理系統中KVM、虛擬媒體掛載功能;
7)DDR3接口實現
HPS側具有DDR3接口功能,在HPS側內部具有SDRAM controller和DDR PHY,實現與外部的SDRAM直接通信的功能;
8)AXI bridge
在HPS側和FPGA邏輯側,存在F2H axi bridge和H2F axi bridge,使得兩側進行數據通信,保證兩側的協同工作。
3.根據權利要求2所述的方法,其特征在于,
在FPGA側實現:敘述各個接口的實現
1)AXI接口
從HPS過來的H2Faxi bridge在FPGA側首先通過axi_to_apb 模塊轉換成APB總線,從而通過APB總線對FPGA側的各個模塊進行操作;該總線也實現了HPS側的ARM對FPGA側接口模塊的控制;
2)I2C接口的實現
自主研發I2C邏輯代碼實現I2C master功能,在FPGA邏輯側例化9組I2C master,實現采集服務器上sensor信息的功能;該I2C master邏輯代碼完全符合I2C協議規范;
3)LPC接口的實現
自主研發LPC slave邏輯代碼,與外部的BIOS芯片連接,實現與BIOS之間的通信;通過該接口,實現IMPI中的協議命令的傳輸,從而實現KCS功能;
4)VGA接口的實現
自主研發VGA邏輯代碼,實現視頻壓縮存儲的功能,然后將數據通過網絡進行傳輸到遠端,從而實現遠程視頻呈現和遠程操作功能;該模塊通過axi bridge與HPS側進行通信,通過HPS側的DDR模塊,實現與外部SDRAM的通信,從而實現視頻壓縮數據的存儲;
5)GPIO接口的實現
留有充足的GPIO接口,從而為實現其他功能,以及之后進行功能擴展留有足夠的接口。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鄭州云海信息技術有限公司,未經鄭州云海信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201710786266.7/1.html,轉載請聲明來源鉆瓜專利網。





