[實用新型]一種A型延時低壓漏電保護器專用集成電路有效
| 申請?zhí)枺?/td> | 201320306875.5 | 申請日: | 2013-05-30 |
| 公開(公告)號: | CN203352129U | 公開(公告)日: | 2013-12-18 |
| 發(fā)明(設計)人: | 劉軍 | 申請(專利權)人: | 浙江朗威微系統(tǒng)有限公司 |
| 主分類號: | H02H3/00 | 分類號: | H02H3/00;H03K17/687 |
| 代理公司: | 浙江永鼎律師事務所 33233 | 代理人: | 陸永強 |
| 地址: | 310012 浙江省*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 延時 低壓 漏電 保護 專用 集成電路 | ||
1.一種A型延時低壓漏電保護器專用集成電路,其特征在于所述集成電路包括放大電路、延時電路、復位電路、穩(wěn)壓電源、基準電壓源、振蕩器、計數(shù)器、鎖存器和SCR驅動器,其中延時電路中延時器的PR腳和PC腳分別連接電阻R1和電容C1來設置充放電時間,PC腳內部放電電阻R2并聯(lián)NMOS管,NMOS管的柵極控制端設置成模式選擇MODE腳,通過MODE腳的電平來選擇不同放電模式;毫伏級漏電信號IN1、IN2電壓抬升若干倍后再經(jīng)由放大電路中的三級差分運算放大器將差分信號放大并輸出為差分放大輸出信號OA,差分放大輸出信號OA外接電容濾除干擾,防止市電干擾引起跳閘誤動作,差分放大輸出信號OA與基準電壓源和穩(wěn)壓電源的參考電壓Vref通過延時電路中的電壓比較器進行比較:
當差分放大輸出信號OA電壓低于參考電壓Vref時,延時電路中的電壓比較器輸出為低電平,此時延時電路的DLY腳為放電狀態(tài),延時比較器無輸出,SCR驅動器不動作,其輸出端OS為低電平;
當差分放大輸出信號OA電壓高于參考電壓Vref時,延時電路中的電壓比較器輸出為高電平,此時延時電路的DLY腳為充電狀態(tài),DLY腳對外接的電容充電,待DLY腳電壓上升至高于參考電壓Vref時,延時比較器輸出高電平IN3,延時器電路中PC腳外接的電容C1開始充電;然后
PC腳電壓與參考電壓Vref通過延時器中的電壓比較器進行比較:當PC腳電壓低于參考電壓Vref時,延時器中的電壓比較器輸出低電平;待PC腳電壓上升至高于參考電壓Vref時,延時器中的電壓比較器輸出高電平CountEn,SCR驅動器動作,其輸出端OS為高電平,同時鎖存器鎖存輸出狀態(tài)且內部計數(shù)器開始計數(shù),計數(shù)器的計數(shù)周期為30毫秒,在30毫秒計數(shù)期間鎖存器鎖存的輸出狀態(tài)不變,待計數(shù)完成后鎖存器接收延時比較器的輸出結果并依據(jù)鎖存內容決定OS狀態(tài)。
2.根據(jù)權利要求1所述的一種A型延時低壓漏電保護器專用集成電路,其特征在于所述延時器中NMOS管的柵極控制端模式選擇MODE腳,當MODE腳接低電平時,NMOS管關斷,放電時內部放電電阻R2起作用,此時為慢速放電模式;當MODE腳接高電平時,NOMOS關打開將內部放電電阻R2短路掉,此時為快速放電模式。
3.根據(jù)權利要求1所述的一種A型延時低壓漏電保護器專用集成電路,其特征在于所述延時器中的電壓比較器設有五個檔位,分別為1.24~1.58V、1.58~1.59V、1.59~1.60V、1.60~1.61V、1.61~1.62V,延時器中的電壓比較器采樣PC腳電壓并與參考電壓Vref進行比較,當采樣PC腳電壓高于參考電壓Vref時,延時器中的電壓比較器輸出有效信號,隨著PC腳電壓的升高,PC腳的充電電流也增加,充電時間相應減少,從而實現(xiàn)了延時時間隨漏電信號強弱自動調節(jié)功能。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于浙江朗威微系統(tǒng)有限公司,未經(jīng)浙江朗威微系統(tǒng)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201320306875.5/1.html,轉載請聲明來源鉆瓜專利網(wǎng)。





