[發明專利]基于多米諾電路的超低功耗三值計數單元及多位計數器有效
| 申請號: | 201310007267.9 | 申請日: | 2013-01-08 |
| 公開(公告)號: | CN103095288A | 公開(公告)日: | 2013-05-08 |
| 發明(設計)人: | 汪鵬君;楊乾坤;鄭雪松 | 申請(專利權)人: | 寧波大學 |
| 主分類號: | H03K23/00 | 分類號: | H03K23/00 |
| 代理公司: | 寧波奧圣專利代理事務所(普通合伙) 33226 | 代理人: | 程曉明 |
| 地址: | 315211 浙*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 多米諾 電路 功耗 計數 單元 計數器 | ||
1.一種基于多米諾電路的超低功耗三值計數單元,其特征在于包括三值正循環門、三值絕熱多米諾文字運算電路和絕熱多米諾緩沖器,所述的三值正循環門設置有信號輸入端、信號輸出端、第一時鐘信號輸入端、第二時鐘信號輸入端,第三時鐘信號輸入端、使能信號輸入端和互補使能信號輸入端,所述的三值絕熱多米諾文字運算電路設置有信號輸入端、信號輸出端、第一時鐘信號輸入端和第二時鐘信號輸入端,所述的三值絕熱多米諾文字運算電路的信號輸入端與所述的絕熱多米諾緩沖器的信號輸出端連接,所述的三值絕熱多米諾文字運算電路的信號輸出端與所述的三值正循環門的信號輸入端連接,所述的三值正循環門的信號輸出端與所述的絕熱多米諾緩沖器的信號輸入端連接,所述的三值正循環門的第一時鐘信號輸入端和所述的三值絕熱多米諾文字運算電路的第一時鐘信號輸入端連接,所述的三值正循環門的使能信號輸入端、所述的三值正循環門的第二時鐘信號輸入端和所述的三值絕熱多米諾文字運算電路的第二時鐘信號輸入端連接,所述的三值正循環門的第一時鐘信號輸入端接入的時鐘信號與所述的三值正循環門的第二時鐘信號輸入端接入的時鐘信號的幅值相同且相位相差180度,所述的三值正循環門的第二時鐘信號輸入端接入的時鐘信號與所述的三值正循環門的第三時鐘信號輸入端接入的時鐘信號的相位相同,且所述的三值正循環門的第二時鐘信號輸入端接入的時鐘信號的幅值是所述的三值正循環門的第三時鐘信號輸入端接入的時鐘信號的幅值的兩倍。
2.根據權利要求1所述的基于多米諾電路的超低功耗三值計數單元,其特征在于所述的三值正循環門包括用于控制邏輯1信號產生的第一控制信號產生電路、用于控制邏輯2信號產生的第二控制信號產生電路和輸出信號產生電路,所述的第一控制信號產生電路包括第一PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管和第五NMOS管,所述的第一PMOS管的源極、所述的第一NMOS管的漏極和所述的第四NMOS管的漏極連接且其連接端為第一控制信號輸出端,所述的第一NMOS管的源極與所述的第二NMOS管的漏極連接,所述的第二NMOS管的源極、所述的第三NMOS管的漏極和所述的第五NMOS管的源極連接,所述的第四NMOS管的源極與所述的第五NMOS管的漏極連接,所述的第二控制信號產生電路包括第二PMOS管、第六NMOS管、第七NMOS管、第八NMOS管、第九NMOS管和第十NMOS管,所述的第二PMOS管的源極、所述的第六NMOS管的漏極和所述的第九NMOS管的漏極連接且其連接端為第二控制信號輸出端,所述的第六NMOS管的源極與所述的第七NMOS管的漏極連接,所述的第七NMOS管的源極、所述的第八NMOS管的漏極和所述的第十NMOS管的源極連接,所述的第九NMOS管的源極與所述的第十NMOS管的漏極連接,所述的輸出信號產生電路包括第三PMOS管、第四PMOS管和第十一NMOS管,所述的第三PMOS管的柵極與所述的第一控制信號輸出端連接,所述的第四PMOS管的柵極與所述的第二控制信號輸出端連接,所述的第三PMOS管的源極、所述的第四PMOS管的源極和所述的第十一NMOS管的漏極連接且其連接端為所述的三值正循環門的信號輸出端,所述的第一NMOS管的柵極與所述的第六NMOS管的柵極連接且其連接端為所述的三值正循環門的互補使能信號輸入端,所述的第四NMOS管的柵極和所述的第九NMOS管的柵極連接且其連接端為三值正循環門的使能信號輸入端,所述的第二NMOS管的柵極、所述的第五NMOS管的柵極、所述的第七NMOS管的柵極和所述的第十NMOS管的柵極為所述的三值正循環門的信號輸入端,其中所述的第五NMOS管的柵極接入邏輯值對應0的三值文字運算信號,所述的第二NMOS管的柵極和所述的第十NMOS管的柵極均接入邏輯值對應1的三值文字運算信號,所述的第七NMOS管的柵極接入邏輯值對應2的三值文字運算信號,所述的第一PMOS管的漏極、所述的第二PMOS管的漏極、所述的第三NMOS管的源極、所述的第八NMOS管的源極和所述的第十一NMOS管的柵極連接且其連接端為所述的三值正循環門的第一時鐘信號輸入端,所述的第一PMOS管的柵極、所述的第二PMOS管的柵極、所述的第三NMOS管的柵極、所述的第八NMOS管的柵極、所述的第四PMOS管的漏極和所述的第十一NMOS管的源極連接且其連接端為所述的三值正循環門的第二時鐘信號輸入端,所述的第三PMOS管的漏極為所述的三值正循環門的第三時鐘信號輸入端。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于寧波大學,未經寧波大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201310007267.9/1.html,轉載請聲明來源鉆瓜專利網。





