[發明專利]晶體振蕩器電路有效
| 申請號: | 201210376628.2 | 申請日: | 2012-09-29 |
| 公開(公告)號: | CN102868365B | 公開(公告)日: | 2015-02-11 |
| 發明(設計)人: | 王丹 | 申請(專利權)人: | 廣東大普通信技術有限公司 |
| 主分類號: | H03B5/04 | 分類號: | H03B5/04 |
| 代理公司: | 北京品源專利代理有限公司 11332 | 代理人: | 馬曉亞 |
| 地址: | 523808 廣東省東莞市松山湖科技*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 晶體振蕩器 電路 | ||
1.一種晶體振蕩器電路,包括第一晶體振蕩器、第二晶體振蕩器以及輸出 控制電路;所述第二晶體振蕩器的頻率穩定時間小于所述第一晶體振蕩器;
所述輸出控制電路用于在所述第一晶體振蕩器頻率穩定前輸出第二晶體振 蕩器產生的信號,在所述第一晶體振蕩器頻率穩定后輸出第一晶體振蕩器產生 的信號;
所述輸出控制電路包括頻率比較電路和輸出切換電路;
所述頻率比較電路用于比較所述第一晶體振蕩器和所述第二晶體振蕩器的 頻率,在第一晶體振蕩器和所述第二晶體振蕩器頻率差在預定范圍內時觸發切 換;
所述輸出切換電路用于在頻率比較電路觸發切換后由輸出第二晶體振蕩器 的信號切換到輸出第一晶體振蕩器的信號。
2.根據權利要求1所述的晶體振蕩器電路,其特征在于,所述輸出控制電 路利用鎖相環、單片機(MCU)、FPGA或CPLD實現。
3.根據權利要求1或2中任一項所述的晶體振蕩器電路,其特征在于,所 述第一晶體振蕩器為恒溫控制晶體振蕩器。
4.根據權利要求3所述的晶體振蕩器電路,其特征在于,所述恒溫控制晶 體振蕩器包括恒溫槽,置于所述恒溫槽中的振蕩電路以及連接到恒溫槽的恒溫 電路。
5.根據權利要求1或2中任一項所述的晶體振蕩器電路,其特征在于,所 述第二晶體振蕩器為電壓控制晶體振蕩器(VCXO)、溫度補償晶體振蕩 (TCXO)、微機補償晶體振蕩器(MCXO)或溫度補償電壓控制晶體振蕩器 (TCVCXO)。
6.一種晶體振蕩器電路,包括第一晶體振蕩器、第二晶體振蕩器以及輸出 控制電路;所述第二晶體振蕩器以及輸出控制電路;所述第二晶體振蕩器的頻 率穩定時間小于所述第一晶體振蕩器;所述輸出控制電路用于在所述第一晶體 振蕩器頻率穩定前輸出第二晶體振蕩器產生的信號,在所述第一晶體振蕩器頻 率穩定后輸出第一晶體振蕩器產生的信號;
所述輸出控制電路包括相位比較電路和輸出切換電路;
所述相位比較電路用于比較所述第一晶體振蕩器和所述第二晶體振蕩器的 相位,在第一晶體振蕩器和所述第二晶體振蕩器相位差在預定范圍內時觸發切 換;
所述輸出切換電路用于在相位比較電路觸發切換后由輸出第二晶體振蕩器 信號切換到輸出第一晶體振蕩器的信號。
7.根據權利要求6所述的晶體振蕩器電路,其特征在于,所述輸出控制電 路利用鎖相環、單片機(MCU)、FPGA或CPLD實現。
8.根據權利要求6或7中任一項所述的晶體振蕩器電路,其特征在于,所 述第一晶體振蕩器為恒溫控制晶體振蕩器。
9.根據權利要求8所述的晶體振蕩器電路,其特征在于,所述恒溫控制晶 體振蕩器包括恒溫槽,置于所述恒溫槽中的振蕩電路以及連接到恒溫槽的恒溫 電路。
10.根據權利要求6或7中任一項所述的晶體振蕩器電路,其特征在于, 所述第二晶體振蕩器為電壓控制晶體振蕩器(VCXO)、溫度補償晶體振蕩 (TCXO)、微機補償晶體振蕩器(MCXO)或溫度補償電壓控制晶體振蕩器 (TCVCXO)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣東大普通信技術有限公司,未經廣東大普通信技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201210376628.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種椎弓根螺釘和一種脊柱經皮內固定系統
- 下一篇:存儲電路與字線控制電路





