[發明專利]一種適用于航天領域基于FPGA的高可靠性嵌入式最小CPU核設計方法有效
| 申請號: | 201110233884.1 | 申請日: | 2011-08-16 |
| 公開(公告)號: | CN102937888A | 公開(公告)日: | 2013-02-20 |
| 發明(設計)人: | 施未勛;徐建萍;周振宇;宋曉東 | 申請(專利權)人: | 上海航天測控通信研究所 |
| 主分類號: | G06F9/30 | 分類號: | G06F9/30 |
| 代理公司: | 上海航天局專利中心 31107 | 代理人: | 金家山 |
| 地址: | 200086 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 適用于 航天 領域 基于 fpga 可靠性 嵌入式 最小 cpu 設計 方法 | ||
1.一種適用于航天領域基于FPGA的高可靠性嵌入式最小CPU核設計方法,其特征在于:包括如下步驟:
步驟a:預先用仿匯編語言編寫程序,轉換為Binary格式,并寫入PROM中;
步驟b:根據程序讀取PROM中的數據;
步驟c:將讀到的數據進行指令和目標源拆分,識別指令類型和目標源,進行數據的算數邏輯運算,并把運算結果放入指定的地方,最后根據指令進行對外數據的讀寫操作。
2.根據權利要求1所述的基于FPGA的高可靠性嵌入式最小CPU核,其特征在于:上述步驟a包含有如下步驟:
步驟a1:根據定義的指令,用仿匯編語言編寫程序;
步驟a2:將編譯后的執行代碼轉換為Binary格式的機器碼;
步驟a3:根據程序大小,寫入片內ROM或片外PROM中。
3.根據權利要求1所述的基于FPGA的高可靠性嵌入式最小CPU核,其特征在于:所述步驟b包含有如下步驟:
步驟b1:根據程序指令,確定要訪問的PROM的地址;
步驟b2:讀取PROM中地址相對應的數據。
4.根據權利要求1所述的基于FPGA的高可靠性嵌入式最小CPU核,其特征在于:所述步驟c包含有如下步驟:
步驟c1:將讀到的數據進行指令和目標源拆分;
步驟c2:識別指令類型和目標源操作目標源,進行數據的算數邏輯運算,并把運算結果放入指定的地方;
步驟c3:根據指令進行對外數據的讀寫操作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海航天測控通信研究所,未經上海航天測控通信研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/201110233884.1/1.html,轉載請聲明來源鉆瓜專利網。





