[發明專利]高速突發調制解調器有效
| 申請號: | 200810079222.1 | 申請日: | 2008-08-20 |
| 公開(公告)號: | CN101359993A | 公開(公告)日: | 2009-02-04 |
| 發明(設計)人: | 張永杰;王東;王曉明;李志勇;倪光華 | 申請(專利權)人: | 中國電子科技集團公司第五十四研究所 |
| 主分類號: | H04L12/02 | 分類號: | H04L12/02;H04L25/02 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 050081河北省石家*** | 國省代碼: | 河北;13 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 高速 突發 調制解調器 | ||
1.高速突發調制解調器,它包括輔助復/分接器(1)、中頻放大器(4)、D/A變換器組(5-1、5-2)、低通濾波器組(6-1、6-2)、本振模塊(7)、IQ調制器(8)、帶通濾波器(9)、電源(21),其特征在于:還包括調制器(2)、解調器(3);調制器(2)由串并變換模塊(10)、差分編碼模塊(11)、基帶成形模塊組(12-1、12-2)、DA接口模塊組(13-1、13-2)、控制模塊(14)構成;解調器(3)由A/D變換器(22)、數字下變頻模塊(15)、匹配模塊(16)、定時恢復模塊(17)、載波頻率恢復模塊(18)、載波相位恢復模塊(19)、差分解碼模塊(20)構成;
所述的輔助復/分接器(1)的輸入端口1、2、5、6分別與輸入的信息碼流A端口、符號時鐘B端口、解調器(3)的輸出端口2、3相連,所述輔助復/分接器(1)的輸出端口3、4分別與調制器(2)輸入端口1、2相連,所述輔助復/分接器(1)的輸出端口7、8分別與輸出的信息碼流C端口、符號時鐘D端口相連,輔助復/分接器(1)的輸入端口1、2分別接收A端口信息碼流、B端口符號時鐘,輸入端口5、6分別接收解調器(3)解調出的信息碼流、符號時鐘,輸出端口3、4分別輸出復分接后的信息碼流、符號時鐘至調制器(2),輸出端口7、8分別由C、D端口輸出分接后的信息碼流、符號時鐘;調制器(2)輸出端口3、4分別與D/A變換器組(5-1、5-2)的各輸入端口1相連,D/A變換器組(5-1、5-2)的各輸出端口2分別與低通濾波器組(6-1、6-2)的各輸入端口1相連,調制器(2)將輔助復/分接器(1)輸入的信號碼流、符號時鐘進行調制成基帶調制信號分別輸出至D/A變換器組(5-1、5-2)進行數模變換,D/A變換器組(5-1、5-2)將數模變換后的信號輸入低通濾波器組(6-1、6-2)進行低通濾波后輸入IQ調制器(8);IQ調制器(8)的輸入端口1、2分別與低通濾波?器組(6-1、6-2)的各輸出端口2連接,輸入端口3與本振模塊(7)的輸出端口1相連,IQ調制器(8)將本振模塊(7)輸出的本振信號與低通濾波器組(6-1、6-2)輸出的低通濾波后的信號調制成中頻信號,調制后的信號輸出至帶通濾波器(9);帶通濾波器(9)的輸入端口1與IQ調制器(8)的輸出端口4相連,帶通濾波器(9)的輸出端口2通過中頻電纜與發信機輸入端口E相連,帶通濾波器(9)將IQ調制器(8)輸出的調制信號進行帶通濾波后輸出;中頻放大器(4)的輸入端口1通過中頻電纜與收信機端口F相連,中頻放大器(4)的輸出端口2與解調器(3)的輸入端口1連接,中頻放大器(4)將收信機輸入的中頻信號進行自動增益控制,經自動增益控制后的信號輸出至解調器(3);解調器(3)將中頻放大器(4)輸入的自動增益信號進行解調,得出信息碼流、符號時鐘后輸入輔助復/分接器(1)進行復/分接后輸出;電源(21)出端+V電壓端與各部件相應電源端并接,提供各個部件工作電源;
所述的調制器(2)中的串并變換模塊(10)輸入端1腳與輔助復/分接器(1)輸出端口3相連,所述串并變換模塊(10)的輸出端2、3腳分別與差分編碼模塊(11)的輸入端1、2腳相連,串并變換模塊(10)將輔助復/分接器(1)輸出的串行碼流進行串并變換后得到兩路并行碼流輸入差分編碼模塊(11),差分編碼模塊(11)將輸入的兩路并行碼流進行差分編碼后輸出至基帶成形模塊組(12-1、12-2);基帶成形模塊組(12-1、12-2)各輸入端1腳分別與差分編碼模塊(11)各輸出端3、4腳相連,所述基帶成形模塊組(12-1、12-2)各輸出端2腳分別與DA接口模塊組(13-1、13-2)各輸入端1腳相連,基帶成形模塊組(12-1、12-2)將差分編碼模塊(11)輸入的差分編碼后的信號進行基帶成形,得到平方根升余弦信號;DA接口模塊組(13-1、13-2)?分別將基帶成形模塊組(12-1、12-2)變換后的信號輸出至D/A變換器組(5-1、5-2);控制模塊(14)輸入端1腳與輔助復/分接器(1)輸出端口4相連,所述控制模塊(14)輸出端2、3腳與串并變換模塊(10)輸入端4、5腳相連;差分模塊(11)的輸入端5腳、基帶成形模塊組(12-1、12-2)、DA接口模塊組(13-1、13-2)輸入端3腳分別與控制模塊(14)輸出端3腳相連;控制模塊(14)產生的控制信號控制各相應模塊進行信號處理;串并變換模塊(10)、差分編碼模塊(11)、基帶成形模塊組(12-1、12-2)、DA接口模塊組(13-1、13-2)、控制模塊(14)各輸入端9腳與電源(21)輸出端+V電壓端連接、各輸入端10腳與接地端連接,電源提供各個模塊的工作電壓,接地端將各個模塊接公共地端;
所述的解調器(3)中的A/D變換器(22)的輸入端1腳與中頻放大器(4)的輸出端口2相連;數字下變頻模塊(15)輸入端1腳與A/D變換器(22)輸出端2腳相連,數字下變頻模塊(15)的輸出端2、3腳分別與匹配模塊(16)的輸入端1、2腳相連;匹配模塊(16)的輸出端3、4腳分別與定時恢復模塊(17)的輸入端1、2腳相連;定時恢復模塊(17)的輸出端3、4腳分別與載波頻率恢復模塊(18)的輸入端1、2腳相連;載波頻率恢復模塊(18)的輸出端3、4腳分別與載波相位恢復模塊(19)的輸入端1、2腳相連;載波相位恢復模塊(19)的輸出端3、4腳分別與差分解碼模塊(20)的輸入端1、2腳相連,差分解碼模塊(20)出端3腳與輔助復/分接器(1)輸入端口6連接,定時恢復模塊(17)輸出端5腳與輔助復/分接器(1)輸入端口5連接;A/D變換器(22)將輸入的中頻放大信號進行模數變換,模數變換后的信號分別輸出至數字下變頻模塊(15)變換到零中頻,零中頻信號輸出至匹配模塊(16)完成信號匹配;定時恢復模塊?(17)從輸入的匹配信號中恢復出各采樣點的I、Q兩路基帶信號準確值和時鐘;載波頻率恢復模塊(18)去除I、Q兩路基帶信號的調制頻率;載波相位恢復模塊(19)去除I、Q兩路基帶信號的附加相移;差分解碼模塊(20)將恢復相位后的I、Q兩路基帶信號解調得到的兩路數字碼流進行并串變換后完成差分譯碼輸出至輔助復/分接器(1);A/D變換器(22)、數字下變頻模塊(15)、匹配模塊(16)、定時恢復模塊(17)、載波頻率恢復模塊(18)、載波相位恢復模塊(19)、差分解碼模塊(20)各輸入端9腳與電源(21)出端+V電壓端連接、各輸入端10腳與接地端連接,電源(21)提供各個模塊的工作電壓,接地端將各個模塊接公共地端。
2.根據權利要求1所述的高速突發調制解調器,其特征在于:解調器(3)采用信號處理技術盲估計信號的時鐘、載波頻率、載波相位參量。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國電子科技集團公司第五十四研究所,未經中國電子科技集團公司第五十四研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.17sss.com.cn/pat/books/200810079222.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:產生立體音效的方法及裝置
- 下一篇:算法密碼





